请有经验的朋友帮忙分析下显示的可行性
现在想改用ARM跑winCE系统做显示,需要在屏幕上显示10条波形,波形区域为512*256像素,另外需要显示10*640个离散点,刷屏速率是25HZ,波形数据是10*512字节的数组,离散点是10*640字节的数组,也就是说需要ARM来算X、Y坐标。之前是用FPGA做显示,发现做显示主要瓶颈是在FPGA和SDRAM的通信带宽上,根据SDRAM的读写时序可以算出来是否满足,不知道ARM跑系统改如何计算显示的能力?进而推出最少需要400MHZ的ARM926还是1GHZ的A8?或者是采用其他方式,例如用FPGA计算XY? 怎么会不行? SDRAM不够上DDR2
另外,你这个应用 任务单一 上个winCE 得不偿失,用带显示控制的裸奔快多了 目前流行的1080p的解决方案:
2d/3d硬件加速(omap3/4/5),
ddr2,
lvds/compact-pci xivisi 发表于 2012-9-29 19:56 static/image/common/back.gif
怎么会不行? SDRAM不够上DDR2
另外,你这个应用 任务单一 上个winCE 得不偿失,用带显示控制的裸奔快多 ...
还有别的功能,比如NAND FLASH,USB,GPRS等等,上系统好一些,但主要工作是在显示上。
你是说winCE也跑的过来这个数据量吗?ARM926够吗?还是A8? 关注中,不知道有什么高见
页:
[1]