orange-208 发表于 2012-9-26 16:16:40

FPGA等精度频率计的闸门信号切换怎么搞?

如题,当所测信号频率的范围改变时,可能需要重新控制闸门信号时间,但是怎么实现?

有没有做过等精度频率计的朋友,给点资料,谢了!

orange-208 发表于 2012-9-26 19:16:50

没人回答?

orange-208 发表于 2012-9-26 19:17:13

郁闷      {:dizzy:}

hhxb 发表于 2012-9-26 23:03:47

{:titter:}你不妨想想C语言怎么实现的,用HDL写出来

xiluisme 发表于 2012-9-27 00:01:33

帮顶一下。。这个不会。。没学多久。。

hanjiang 发表于 2012-9-27 22:14:07

闸门信号你可以设置一个固定的长度,频率变化时只不过是你检测的信号周期不等了而已。频率信号高时你检测到的被测信号在闸门时间内的整周期多,反之则少

wajlh 发表于 2012-9-27 22:23:12

我们当年参赛做频率计。没有做过这个控制,需要测试第二次的

单枪舞九州 发表于 2013-12-26 21:13:57

我们也在弄等精度频率计,交流下。
页: [1]
查看完整版本: FPGA等精度频率计的闸门信号切换怎么搞?