cpld 电源接入IO的原因
看一高手做的CPLD原理,5V VCC经过一个写着AAAA的三脚芯片接入了IO脚,芯片出输出到IO的电压为5V不知道为啥他要这样做?
这么做有什么功能?
会不会是电源抗干扰?
具体在描述语言中怎么实现 ?
请各位帮忙想想
谢谢! 应该是复位芯片吧,产生复位信号 回复【1楼】mymainmail
-----------------------------------------------------------------------
那个怎么看怎么不像一个芯片呀 三脚,有三脚的复位芯片吗? 回复【2楼】c65193145
-----------------------------------------------------------------------
多的很,因为只需要3个脚,电源,地,输出 http://cache.amobbs.com/bbs_upload782111/files_47/ourdev_691661Q1S604.JPG
应该是这样子的芯片 (原文件名:未命名.JPG)
回复【1楼】mymainmail
-----------------------------------------------------------------------
应该是这个 回复【3楼】mymainmail
-----------------------------------------------------------------------
问一下这位大虾,你说的这种芯片是什么时候产生复位信号?上电时?还是在运行过程中对电源监控?
如果用过这类芯片的话给我一个类型吧
谢谢! AAAA应该是MAX809,5V复位信号产生芯片,上传一个贴片元件代码查询的东东吧
贴片元件查询ourdev_691664WUO8GU.pdf(文件大小:1.37M) (原文件名:贴片元件代码查询.pdf) 回复【6楼】mymainmail
-----------------------------------------------------------------------
谢谢 实际上相当于一个电源监控,高于阀值后延时一段时间然后输出复位信号,上电时和电源低于阀值都会产生 学习了。还没用过这种复位芯片。
页:
[1]