如何控制AD9945
我用的是AD9945来对CCD的输出进行处理,控制芯片用的是FPGA。在写AD9945的驱动时有很多困惑,问题如下:1. SDATA是串行数据输入,既然是输入,那么输入到底来自哪里,而且芯片手册上给出的波形没有说明占空比。
2. SCK是串行时钟输入,我想问下SCK是占空比1:2,频率为10MHZ的标准时钟吗?
3. SL在正常情况下为低电平,那其他时间内SL的波形是什么样的?
4. A2,A1,A0的设置分为operation,control,clamp level和VGA gain四种。请问这四种配置之间相互冲突吗?如果我既想设置VGA gain又想设置operation,那该怎么办?
5. page 8那个Table 1到底是什么意思?D0-D11为串行数据输入,这12位数据与AD的12位数字信号输出是什么关系?
6. 串行数据D0-D11在A2,A1,A0为特定值时,为啥必须要设定固定的值? 请问LZ自己有好好看过AD9945的Datasheet吗?
手册上不是清清楚楚的都写着你的那些疑问。
页:
[1]