进行中的8通道 200MHz 32M深度顶层原理图
http://cache.amobbs.com/bbs_upload782111/files_36/ourdev_619490HW74I2.JPG(原文件名:我的逻辑分析仪顶层原理图.JPG) 还有个SDRAM控制器没加 数据采样系统? 回复【2楼】h2feo4 无机酸
-----------------------------------------------------------------------
自己折腾玩的,反正FPGA开发板单位报销 可以做成逻辑分析仪么 回复【4楼】bad_fpga
-----------------------------------------------------------------------
设计是用正负跳触发,逻辑(最多8个通道)触发,当然自动扫描也是有的。只是还没想好IIC SPI的协议分析
时基200M 100M 50M 20M 10M 5M 2M 1M,其中1M最大记录深度32秒,200M记录160ms
http://cache.amobbs.com/bbs_upload782111/files_36/ourdev_619509V44CTU.JPG
(原文件名:界面.JPG) 做什么用的? 回复【6楼】40130064 博德之门IV
-----------------------------------------------------------------------
折腾用的 真能折腾。。。 支持一下。 为折腾顶一下 活着就要折腾...... 喜欢折腾 点击此处下载 ourdev_624110DK9WFX.PDF(文件大小:18K) (原文件名:document1.PDF)
这是基本包含全部模块的TOP,其中LCD LED是调试用的以后不用了,资源消耗比想象的少的多
Device utilization summary:
---------------------------
Selected Device : 3s1400afg484-5
Number of Slices: 999out of11264 8%
Number of Slice Flip Flops: 1235out of22528 5%
Number of 4 input LUTs: 1451out of22528 6%
Number of IOs: 86
Number of bonded IOBs: 86out of 375 22%
IOB Flip Flops: 1
Number of BRAMs: 4out of 32 12%
Number of GCLKs: 8out of 24 33%
Number of DCMs: 2out of 8 25% mark现在正在学FPGA http://cache.amobbs.com/bbs_upload782111/files_37/ourdev_626285BTGE2O.JPG
更完整的 (原文件名:我的逻辑分析仪顶层原理图.JPG)
传更完整的
清晰PDFourdev_626286O4YJPX.PDF(文件大小:18K) (原文件名:document1.PDF) 开源出来玩玩么
页:
[1]