shanan_net 发表于 2010-5-9 22:11:58

请问【DW8051】IP核里包含的【DW01_add.v】之类的模块有何用?

包括DW01_add.v,DW01_addsub.v,DW01_cmp2.v,DW01_sub.v,DW02_mult.v。

这些模块在综合和实现的时候似乎没有用到啊,也不需要包含到工程里。

到底跟8051核本身有什么关系啊?

是附赠的吗?

望高手指点。

BTW:DW8051比MC8051省资源多了……但是要自己实现IO。

点击此处下载 ourdev_552684.rar(文件大小:66K) (原文件名:DW8051_verilog.rar)
点击此处下载 ourdev_552685.pdf(文件大小:1.56M) (原文件名:DW8051_Databook.pdf)
点击此处下载 ourdev_552686.pdf(文件大小:114K) (原文件名:dw8051_ds.pdf)
点击此处下载 ourdev_552687.pdf(文件大小:331K) (原文件名:dw8051.pdf)

sqdym 发表于 2010-5-9 22:41:28

synopsys的designware IP,可配置的加法器,乘法器等等,.v文件内的只是behavior model,只可用于仿真,但在删除了“synopsys translate_off”和“synopsys translate_on”之后,一部分还是可以直接在fpga上综合通过的。如果设计使用dc综合,就不需要这些行为模型,只用在综合脚本里调用designware的综合库即可。

shanan_net 发表于 2010-5-10 08:47:54

回复【1楼】sqdym
-----------------------------------------------------------------------

谢谢!

Nuker 发表于 2010-5-10 12:05:04

Synplify 9 以上版本已经内置DW的支持。

boot701 发表于 2011-5-9 04:49:18

好东西 深夜顶lz
同时感谢1l的解答
页: [1]
查看完整版本: 请问【DW8051】IP核里包含的【DW01_add.v】之类的模块有何用?