shouzhou 发表于 2010-5-3 17:42:15

做了个系统,用epm7128s 发热厉害

做了个系统,用epm7128s 驱动16路,每路3个信号,每个引脚加了200限流电阻,芯片还是很热,有没有解决方法?

kk2614755 发表于 2010-5-3 18:37:01

加风扇

suipeng70 发表于 2010-5-3 18:40:41

回复【1楼】kk2614755
加风扇
-----------------------------------------------------------------------

epm7128s什么时候变成CPU了?

suipeng70 发表于 2010-5-3 18:54:56

确认你的系统正确?功耗没有LOSS?

shouzhou 发表于 2010-5-3 19:36:06

就用引脚输出高低电平而已,而且基本都用上了,有三个I/O是没用,和单片机连接的,没有设置,别的好像也没啥问题了,vccint和vcci0都是接的+5V

leoyang 发表于 2010-5-3 19:48:45

我以前用,没有配置端口,结果确实发热多
后来空的端口都置高,就好了

gwj221 发表于 2010-5-3 19:49:27

这块芯片本身静态功耗就很大,不热就奇怪了!

sufeila 发表于 2010-5-3 20:11:20

那种攻耗小一些?

eworker 发表于 2010-5-3 20:25:25

学习

NJ8888 发表于 2010-5-3 20:28:54

CPLD好多都热

gwj221 发表于 2010-5-3 21:27:28

核电压为5V的CPLD基本上没有不热的,你可以换成3.3V的。 7128A好像是3.3V的。 或者用LATTICE的4128V. 我保证你的CPLD一点也不热!你可以试试!

kk2614755 发表于 2010-5-4 09:40:18

CPLD普遍都是会发热,

实在不行加小风扇

gwj221 发表于 2010-5-4 10:58:40

我用的3.3V的CPLD基本上没有热的,除非是FPGA!

shouzhou 发表于 2010-5-5 13:36:20

关键,cpld驱动的外设需要+5,设置为高啥意思,As input tri-stated 这个?

suipeng70 发表于 2010-5-5 13:43:38

用外置上拉,开漏输出行不?CPLD用3.3V.

shouzhou 发表于 2010-5-5 13:51:57

回复【14楼】suipeng70
用外置上拉,开漏输出行不?cpld用3.3v.
-----------------------------------------------------------------------

这个咋整啊?我还没用过,能说下大概在哪里设置吗?我试下

suipeng70 发表于 2010-5-5 17:42:02

应该在布局布线工具的IO设置里面,具体请参考手册.

time_is_over 发表于 2010-5-5 21:56:18

纯属正常

andriy 发表于 2010-5-6 11:17:32

没用的IO 应该设置为三态 不然容易热损

haha04358 发表于 2010-5-7 13:30:59

CPLD开发工具里面有个设置,Setting-》Device setting->里面有个选项,,要将不用的IO设置成输入三态才行,默认是输出的吧

shouzhou 发表于 2010-5-11 20:47:28

回复【19楼】haha04358
cpld开发工具里面有个设置,setting-》device setting->里面有个选项,,要将不用的io设置成输入三态才行,默认是输出的吧
-----------------------------------------------------------------------

这个也用了,今天实际运行,大概三个半小时后,芯片热得烫手了,真是麻烦啊!

kk2614755 发表于 2010-5-11 22:07:36

这时正常的,

不行就加风扇呗..
页: [1]
查看完整版本: 做了个系统,用epm7128s 发热厉害