xlian541426 发表于 2009-7-13 19:47:00

付费求设计

用CPLD或FPGA设计一个脉冲输出控制器:
1》两路正交编码器输入
2》两路脉冲输出
3》一个16位数据输入,数据输出接口
由数据输入接口输入位置数据,输出两路脉冲信号,而两路脉冲信号又由两路编码器构成闭环控制
联系:8289490@zsnet.com

zcllom 发表于 2009-7-13 20:11:49

简而言之:对旋转编码器进行计数。

laosaomajia 发表于 2009-7-13 20:18:21

楼主一点也不会提问的艺术,你写项目外包,呵呵看看效果

cqfeiyu 发表于 2009-7-13 22:57:54

STM32可以对编码器进行计数

xlian541426 发表于 2009-7-13 23:05:29

不能用STM32,我的设计需要级连,STM32有点应付不来

Friendz 发表于 2009-7-13 23:16:42

呵呵,我搞过这个,不过很多参数要确定的,比如加速度、减速度、加减速曲线的形状、闭环误差设置、报警方法等等,要考虑的太多了。这个项目不是太容易搞完美的。

一个数据输出接口做什么用的呢?没有说明。

http://v.youku.com/v_show/id_XNjYyNTgwNzY=.html这个没有用到闭环,只是开环玩玩。

http://item.taobao.com/auction/item_detail.jhtml?item_id=2db9a0099770fc51f30d8e40e450b5d3&x_id=0db2   我在自己这个卡上设计有编码器计数的功能,不过没有时间继续搞下去。

stdio 发表于 2009-7-14 16:56:45

看看

mpuhome 发表于 2009-7-15 08:35:16

我做过类似东西,楼主预算多少?
页: [1]
查看完整版本: 付费求设计