|
本帖最后由 charlesg 于 2014-3-17 07:50 编辑
上次仿照S53MV做了一个2.1GHz腔体滤波器。
这次来做一个PLL,其中VCO的思路也是借鉴S53mV来的,改动了一下,因为最后我对VCO的带宽不要求那么宽,只要1G带宽就好,只用了三个Varactor。(其实这次的定频点VCO只要1个应该也是没问题的)
VCO是2G~3G(0~21V),Kv在0~5V是53.5MHz/V,PLL使用的是ADF4106(0.5~6G PLL),Ref使用的是2ppm 26MHz TCXO(PN -130dBc@1KHz),鉴相频率是26MHz,Loop filter bandwidth 500K(因为VCO相噪比较差,所以把环路带宽加大了)
下面是相噪
上面是
-83dBc/Hz @1KHz, (后来频谱打到窄带,Span=2K时,RBW=1Hz,测到PN是-89dBc/Hz)
-86dBc/Hz @10K (后来频谱打到窄带,Span=20K时,RBW=10Hz,测到PN是-89dBc/Hz)
-99dBc/Hz @100K
性能不能说好,还有很大优化空间,板子外观也是搓搓的。。。
希望后面能调到 -100dBc/Hz @ 1KHz以下,不然就和ADF4350比起来都没啥优势了,体积还大。】
下面是板子的图
左边是ADF4106 PLL,右边是2G~3G VCO,两块板子焊在一起了
其实VCO之前整了一段时间,之前还做过一个超长延迟线的版本(20cm),不过似乎损耗大得一腿,没能振荡起来,后来也没折腾了,以后再看看 |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有帐号?注册
x
阿莫论坛20周年了!感谢大家的支持与爱护!!
你熬了10碗粥,别人一桶水倒进去,淘走90碗,剩下10碗给你,你看似没亏,其实你那10碗已经没有之前的裹腹了,人家的一桶水换90碗,继续卖。说白了,通货膨胀就是,你的钱是挣来的,他的钱是印来的,掺和在一起,你的钱就贬值了。
|